MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL

MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMORIAS FLASH SERIAL. A invenção se refere a métodos para melhorar o desempenho de uma memória Flash serial em um modo de desempenho otimizado. A memória Flash serial está ligada a um controlador de memória através de pelo menos uma linha de clock serial (SCK),...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: CHENG-TING WU, YU-SHAN CHOU, JIEN-JIA SU
Format: Patent
Sprache:por
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator CHENG-TING WU
YU-SHAN CHOU
JIEN-JIA SU
description MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMORIAS FLASH SERIAL. A invenção se refere a métodos para melhorar o desempenho de uma memória Flash serial em um modo de desempenho otimizado. A memória Flash serial está ligada a um controlador de memória através de pelo menos uma linha de clock serial (SCK), uma linha de chip-select serial (SCS), e uma pluralidade de linhas de entrada / saída serial (SIO). Em uma forma de realização, a memória Flash serial primeiro conta uma duração de habilitação durante o qual a linha SCS é continuamente mantida em um estado habiliatdo. Se a duração de habilitação é mais longa do que um número de limiar de ciclos de um sinal de clock na linha SCK, a memória Flash serial interprata a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de leitura de comando omitido. Contrariamente, a memória Flash serial interpreta a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de não leitura.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_BR102012011617A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>BR102012011617A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_BR102012011617A23</originalsourceid><addsrcrecordid>eNrjZLDxPdwZ4u_iH6wQ4BjkqOAf4unrGeUYpODiGuzqG-Dq5wGUcXFV8HX1PTw5yNMxWMHNxzHYQyHYFcjx4WFgTUvMKU7lhdLcDKpuriHOHrqpBfnxqcUFicmpeakl8U5BhgZGBoZAZGhmaO5oZEysOgAX-yyM</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL</title><source>esp@cenet</source><creator>CHENG-TING WU ; YU-SHAN CHOU ; JIEN-JIA SU</creator><creatorcontrib>CHENG-TING WU ; YU-SHAN CHOU ; JIEN-JIA SU</creatorcontrib><description>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMORIAS FLASH SERIAL. A invenção se refere a métodos para melhorar o desempenho de uma memória Flash serial em um modo de desempenho otimizado. A memória Flash serial está ligada a um controlador de memória através de pelo menos uma linha de clock serial (SCK), uma linha de chip-select serial (SCS), e uma pluralidade de linhas de entrada / saída serial (SIO). Em uma forma de realização, a memória Flash serial primeiro conta uma duração de habilitação durante o qual a linha SCS é continuamente mantida em um estado habiliatdo. Se a duração de habilitação é mais longa do que um número de limiar de ciclos de um sinal de clock na linha SCK, a memória Flash serial interprata a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de leitura de comando omitido. Contrariamente, a memória Flash serial interpreta a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de não leitura.</description><language>por</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2013</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20131105&amp;DB=EPODOC&amp;CC=BR&amp;NR=102012011617A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,777,882,25545,76296</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20131105&amp;DB=EPODOC&amp;CC=BR&amp;NR=102012011617A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>CHENG-TING WU</creatorcontrib><creatorcontrib>YU-SHAN CHOU</creatorcontrib><creatorcontrib>JIEN-JIA SU</creatorcontrib><title>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL</title><description>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMORIAS FLASH SERIAL. A invenção se refere a métodos para melhorar o desempenho de uma memória Flash serial em um modo de desempenho otimizado. A memória Flash serial está ligada a um controlador de memória através de pelo menos uma linha de clock serial (SCK), uma linha de chip-select serial (SCS), e uma pluralidade de linhas de entrada / saída serial (SIO). Em uma forma de realização, a memória Flash serial primeiro conta uma duração de habilitação durante o qual a linha SCS é continuamente mantida em um estado habiliatdo. Se a duração de habilitação é mais longa do que um número de limiar de ciclos de um sinal de clock na linha SCK, a memória Flash serial interprata a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de leitura de comando omitido. Contrariamente, a memória Flash serial interpreta a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de não leitura.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2013</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLDxPdwZ4u_iH6wQ4BjkqOAf4unrGeUYpODiGuzqG-Dq5wGUcXFV8HX1PTw5yNMxWMHNxzHYQyHYFcjx4WFgTUvMKU7lhdLcDKpuriHOHrqpBfnxqcUFicmpeakl8U5BhgZGBoZAZGhmaO5oZEysOgAX-yyM</recordid><startdate>20131105</startdate><enddate>20131105</enddate><creator>CHENG-TING WU</creator><creator>YU-SHAN CHOU</creator><creator>JIEN-JIA SU</creator><scope>EVB</scope></search><sort><creationdate>20131105</creationdate><title>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL</title><author>CHENG-TING WU ; YU-SHAN CHOU ; JIEN-JIA SU</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_BR102012011617A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>por</language><creationdate>2013</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>CHENG-TING WU</creatorcontrib><creatorcontrib>YU-SHAN CHOU</creatorcontrib><creatorcontrib>JIEN-JIA SU</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>CHENG-TING WU</au><au>YU-SHAN CHOU</au><au>JIEN-JIA SU</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL</title><date>2013-11-05</date><risdate>2013</risdate><abstract>MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMORIAS FLASH SERIAL. A invenção se refere a métodos para melhorar o desempenho de uma memória Flash serial em um modo de desempenho otimizado. A memória Flash serial está ligada a um controlador de memória através de pelo menos uma linha de clock serial (SCK), uma linha de chip-select serial (SCS), e uma pluralidade de linhas de entrada / saída serial (SIO). Em uma forma de realização, a memória Flash serial primeiro conta uma duração de habilitação durante o qual a linha SCS é continuamente mantida em um estado habiliatdo. Se a duração de habilitação é mais longa do que um número de limiar de ciclos de um sinal de clock na linha SCK, a memória Flash serial interprata a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de leitura de comando omitido. Contrariamente, a memória Flash serial interpreta a informação recebida a partir do controlador de memória através das linhas SIO durante a duração de habilitação como uma instrução de não leitura.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language por
recordid cdi_epo_espacenet_BR102012011617A2
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title MÉTODOS PARA OTIMIZAR DESEMPENHOS DE MEMÓRIAS FLASH SERIAL
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-20T22%3A08%3A58IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=CHENG-TING%20WU&rft.date=2013-11-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EBR102012011617A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true