-
1
-
2
-
3
-
4
-
5
-
6
-
7
-
8
-
9
-
10
-
11
-
12
-
13
Transaction-Aware Network-on-Chip Resource Reservation
Veröffentlicht in IEEE computer architecture letters
VolltextArtikel -
14
-
15
-
16
-
17
Chinese Reviews Generation Based on HM-BiLSTM Model
Veröffentlicht in Journal of physics. Conference series
VolltextArtikel -
18
An AES chip with DPA resistance using hardware-based random order execution
Veröffentlicht in Journal of semiconductors
VolltextArtikel -
19
Digital 1 V 82 μW Pseudo-Two-Stage Class-AB OTA
Veröffentlicht in Tsinghua science and technology
VolltextArtikel -
20