-
1
A 22-gb/s PAM-4 receiver in 90-nm CMOS SOI technology
Veröffentlicht in IEEE journal of solid-state circuits
VolltextArtikel -
2
-
3
-
4
-
5
-
6
-
7
-
8
-
9
-
10
-
11
-
12
A 25-Gb/s CDR in 90-nm CMOS for High-Density Interconnects
Veröffentlicht in IEEE journal of solid-state circuits
VolltextArtikel -
13
-
14
-
15
-
16
-
17
-
18
Jitter measurements of high-speed serial links
Veröffentlicht in IEEE design & test of computers
VolltextArtikel -
19
-
20