-
1
-
2
-
3
-
4
-
5
-
6
-
7
Design of Dual-ring Structure Based Vernier Time-to-digital Conversion ASIC
Veröffentlicht in Yuanzineng kexue jishu
VolltextArtikel -
8
-
9
-
10
A low dead time vernier delay line TDC implemented in an actel flash-based FPGA
Veröffentlicht in 核技术(英文版)
VolltextArtikel -
11
-
12
-
13
Group-scale asymmetric abundance structures in the NGC 533 group
Veröffentlicht in Research in astronomy and astrophysics
VolltextArtikel -
14
-
15
-
16
-
17
-
18
-
19
-
20