-
1
Guard Cache: Creating Noisy Side-Channels
Veröffentlicht in IEEE computer architecture letters
VolltextArtikel -
2
-
3
-
4
A Page-based Hybrid (Software-Hardware) Dynamic Memory Allocator
Veröffentlicht in IEEE computer architecture letters
VolltextArtikel -
5
-
6
-
7
-
8
Feasibility of decoupling memory management from the execution pipeline
Veröffentlicht in Journal of systems architecture
VolltextArtikel -
9
Exploring the Processing-in-Memory design space
Veröffentlicht in Journal of systems architecture
VolltextArtikel -
10
Modeling multithreaded applications using Petri nets
Veröffentlicht in International journal of parallel programming
VolltextArtikel -
11
Memory organizations for 3D-DRAMs and PCMs in processor memory hierarchy
Veröffentlicht in Journal of systems architecture
VolltextArtikel -
12
A non-preemptive scheduling algorithm for soft real-time systems
Veröffentlicht in Computers & electrical engineering
VolltextArtikel -
13
Visual requirement representation
Veröffentlicht in The Journal of systems and software
VolltextArtikel -
14
-
15
-
16
-
17
-
18
-
19
-
20